Equipe: Binary Arithmetic for Numeric Applications (BANA) Chef d’équipe: Dr. Oudjida Abdelkrim Kamel Présentation de l’équipe: L’équipe BANA active dans le domaine de développement d’IP-VLSI optimisés pour des applications de traitement de signal/image, systèmes de contrôle, systèmes de cryptographie, etc. Thèmes de recherche Développement de nouveaux algorithmes et recodages basés sur le calcul exact et inexact destinés à l’optimisation VLSI des systèmes linéaires variant et invariant dans le temps. Développement de nouveaux algorithmes basés sur les itérations chaotiques et les courbes elliptiques pour des applications cryptographiques légères (lightweightcryptography) . Expertise Arithmétique des ordinateurs pour des applications VLSI. Conception digitale rapide et à faible consommation de puissance. Spécification d’IPs, conception et vérification. FPGA, ASIC, SoC, systèmes embarqués. Projets de recherche Projet FNR Projet 1: Plateforme d’IPs VLSI dédiée aux universités algériennes Membres : A.K. OUDJIDA, A. LIACHA, M. BAKIRI, F. LOUIZ, R.N. BELLAL Liste des membres OUDJIDA Abdelkrim Kamel, a_oudjida@cdta.dz, Maitre de recherche A, LIACHA Ahmed, liacha@cdta.dz, Maitre de recherche B, BAKIRI Mohammed, mbakiri@cdta.dz, Maitre de recherche B, LOUIZ Fatiha, flouiz@cdta.dz, Ingénieur conseiller BELLAL Rima Narimene, rbellal@cdta.dz, Ingénieur de soutien, Equipent/ Logiciels FPGA evaluation boards Cadence platform Logic analyzer TLA714 FT-G100 Microgrippers PC acquisition and control system (FT-SDA01 & FT-C01) for FT-G100 Microgripper Displacement laser-meter Collaboration ALGOS Team, INESC-ID Institute, Lisbonne, Portugal DN Team, Kassel University, Allemagne DISC Team, FEMTO-ST Institute, Besançon, France AS2M Team, FEMTO-ST Institute, Besançon, France PEQUAN Team, LIP6, Jussieux University, Paris, France Cadence Incorporation, R&D Team in RTL synthesis, Los Angeles, USA